Práctica 1
-
Upload
pablo-mosquera -
Category
Documents
-
view
214 -
download
0
description
Transcript of Práctica 1
-
UNIVERSIDAD NACIONAL DE COLOMBIA FACULTAD DE INGENIERA
DEPARTAMENTO DE INGENIERA ELCTRICA Y ELECTRNICA LABORATORORIO ELECTRNICA DIGITAL I
Ing. Maria Ximena Bastidas Rodrguez
Prctica 1
Objetivos:
Identificar y analizar el funcionamiento de las diferentes compuertas lgicas.
Verificar el funcionamiento de las diferentes familias lgicas.
Nota: Descargar las hojas de datos (Datasheet) de los circuitos integrados a utilizar.
Materiales:
Compuertas lgicas:
- CD4069 y 74LS04.
- CD4071 o 74ls32
- CD4081 o 74ls08
Protoboard
Diodos emisores de luz (LED)
Resistencias 220 y 1 k.
Cable
Dipswitch
Fuente
Multmetro
Osciloscopio
Generador de funciones
Sondas atenuadas
Preguntas:
1. Cules son las caractersticas para las diferentes tipos de tecnologas, TTL y CMOS? Qu diferencias se
encuentran en el comportamiento de las compuertas?
2. Cul de las dos familias de compuertas lgicas presentan un mejor desempeo?
Desarrollo:
Funciones Lgicas Bsicas
1. Consultar los smbolos y las tablas de verdad para las funciones lgicas NOT, AND y OR
2. Realice la simulacin de los circuitos de la Figura 1.
3. Realice el montaje de los circuitos de la Figura 1 utilizando Dipswitch para las entradas y diodos
emisores de luz para las salidas y verifique el funcionamiento de las compuertas.
4. Consulte que significan los parmetros VIL, VIH, VOL y VOH de una compuerta, utilice una onda de tipo
triangular como entrada para el circuito con la compuerta negadora tanto para la tecnologa TTL como
CMOS y obtenga el valor de dichos parmetros. (investigue como encontrarlos)
-
UNIVERSIDAD NACIONAL DE COLOMBIA FACULTAD DE INGENIERA
DEPARTAMENTO DE INGENIERA ELCTRICA Y ELECTRNICA LABORATORORIO ELECTRNICA DIGITAL I
Ing. Maria Ximena Bastidas Rodrguez
Figura 1 Circuitos con compuertas lgicas bsicas
Tiempos de transicin y retardos de propagacin:
1. Consulte que significan los parmetros tr, tf, tpHL y tpLH y simule el circuito de la Figura 2 ajustando la
frecuencia de entrada para obtener dichos valores. (Para las tecnologas TTL y CMOS)
2. Realice el montaje presentado en la Figura 2 y visualice con el osciloscopio las ondas de entrada y salida
para cada una de las etapas de forma simultnea y realice medidas de retardo para cada seal.
Figura 2 Circuito negador en cascada.